キオクシア株式会社 / 回路設計:フラッシュメモリ・新規メモリコア本体・周辺回路

新着

回路設計:フラッシュメモリ・新規メモリコア本体・周辺回路

キオクシア株式会社

求人ID:NKW80825731

情報提供元

株式会社パソナ 人材紹介事業本部(人材紹介事業本部)

  • 語学(英語)を生かす
  • 従業員1000名以上
  • フレックスタイム制
  • 育休・産休・介護休暇実績あり
  • 土日祝日休み
  • 年間休日120日以上
  • 急募求人

【おすすめポイント】
■NAND型フラッシュメモリーで世界トップクラスのシェア
■日本を代表する半導体メーカー

求人情報詳細

仕事内容

◆当社フラッシュメモリの回路設計業務をお任せします。

次世代フラッシュメモリ、又はSTT-MRAMやReRAMなど新規ストレージクラスメモリ製品について、下記業務を担当いただきます。
・メモリチップ本体の回路設計
・周辺回路設計

アナログ回路設計、RTLでの論理回路設計何れかの担当として、配線の超微細化やメモリセル配置の3次元化、ひとつのセルに複数のデータを記録する多値化といった技術革新が進むなか、いかに正確にスピーディに読み書きを行うか、隣接するセルの影響等によって起こりやすくなるエラーをどう防ぐかなど、高度で複雑な問題の解決に取り組んで頂きます。
※担当業務はご経験を踏まえ、面接を通じて決定。

【採用背景】
当社が手がけるフラッシュメモリは、世界最先端の3Dプロセス技術を用いており、スマートフォンの普及加速・高性能化やIoTの進展を背景に需要が拡大。今後、更なる増産投資、技術開発投資を行うことから、部門強化のため、大規模募集を行っています。



※職務内容の詳細につきましてはご面談時にお伝え致します。
応募資格 ■半導体製品の回路設計業務経験者
※メモリ製品経験不問。RTL設計、アナログ回路設計、レイアウト設計経験者など歓迎
■日常会話レベルの英語力(海外アライアンス先との技術折衝あり)

※業務内容により、京浜地区の別拠点配属の可能性あり。
配属先は選考を通じ決定。
年収・給与 500万円~1150万円
詳細勤務
条件
勤務地 神奈川県
横浜市栄区【横浜テクノロジーキャンパス】
勤務時間 08:30~17:15
待遇 カフェテリアプラン等
次世代育成手当(18歳未満の扶養対象児童一人あたり15,000円/月)
※寮・社宅制度・住居手当は会社規定に基づき提供
【住宅】入社にあたり転居が必要な方に適用。独身者=独身寮を提供(会社指定)/家族帯同時=借り上げ社宅を提供(一般物件)/単身入社者=単身寮提供(会社指定)
休日
休暇
完全週休二日(土日)

年間休日123日
土曜 日曜 祝日 GW 夏季、年末年始 有児休暇 介護休暇 赴任休暇 結婚休暇 慶弔休暇等
【有給休暇】入社時最大18日
雇用形態 正社員

求人会社概要

求人会社名 キオクシア株式会社
設立 2017年
資本金 2234億2500万円
従業員数 9500名
概要 ■フラッシュメモリ、パワーデバイス、次世代半導体等各種半導体の製造販売
■次世代半導体の研究、開発※売上高は連結の金額です。
業種 半導体関連

同じ業界・職種で探す