新着

最大手ファンダリーのPhysical Design Engineer (ASIC/SoC Place & Route)

求人会社名 : 最大手ファンダリー

求人ID : 43294-188

  • エージェント取り扱い求人
  • 土日祝日休み
  • 語学(英語)を生かす
  • 語学(英語以外)を生かす

募集要項

仕事内容 Responsibilities:
*Perform the following:
- Chip/Block level floorplan,
- Clock tree synthesis,
- Place & Route,
- RC extraction,
- STA, timing closure,
- IR/EM analysis and fix,
- DRC/LVS/ERC analysis and fix,
- Tape-out sign off.
- Customer on-site support.
応募資格 求める学歴:大学卒以上

Requirements:
*Education:
- Bachelor/Master’s degree in Electrical Engineering or Computer Science.
*5-15 years Netlist (or RTL)-GDS physical implementation experience.
*Language: Proficiency in English is basic requirement. Proficiency in Chinese is a plus.
*In depth knowledge of major EDA tools/design flows.
*Experience with TSMC N16 or below technology.
*Experience in block level implementation, chip integration and signoff.
*Experience in Perl/TCL language programming.
*Proven record in multi-million gate design production tapeouts.

*Experience in any of the following is a plus:
- FinFet Design
- TSMC N7 and below technology.
- Low-power implementation methodology.
- Advanced timing signoff methodology.
- Independently complete Netlist-GDS P&R, signoff task.

*Personal Attributes:
- Aggressive in learning and problem-solving.
- Good communication skill and a good team player.
- Strong project ownership and commitment.
- Self-motivated and can work independently.

英語スキル:ビジネスレベル
中国語が話せれば尚可。
勤務地 神奈川県
横浜 ※転勤:なし
勤務時間 会社規定に準ずる
年収・給与 年収:700万円~1200万円
休日・休暇 週休2日(土日)、祝日休、夏休み、年末年始休
雇用形態 正社員 ※試用期間3ヶ月

求人会社概要

求人会社名 最大手ファンダリー
設立 1987年
概要 世界最大の半導体専業ICファンドリーメーカーです。
専業ICファンドリー事業の創始者として、また専業ICファンドリーのビジネスモデルの牽引する企業として、最先端及び "More-than-Moore" のウェーハ・プロセス製造技術や卓越した製造効率を提供するなど高い評価を得てきました。
創業時より一貫してファンドリー業界をリードする最先端技術と、設計サービスをお客様に提供しています。
業種 電子・電気部品 半導体関連

最大手ファンダリーのPhysical Design Engineer (ASIC/SoC Place & Route)

この求人の取扱い紹介会社

株式会社A・ヒューマン (本社)

株式会社A・ヒューマン(本社)

この職種に関連するキーワードから探す